

# מערכות ספרתיות ומבנה המחשב (044252) סמסטר אביב תשע"ט

# בחינה סופית – מועד א 2019 ביולי

| <u>טור 1</u> |  |  |  |  |  |  |  |  |
|--------------|--|--|--|--|--|--|--|--|
|              |  |  |  |  |  |  |  |  |
| מספר סטודנט  |  |  |  |  |  |  |  |  |

משך המבחן: 3 שעות (180 דקות). תכננו את זמנכם היטב.

<u>חומר עזר</u>: אין להשתמש בכל חומר עזר בכתב, מודפס או אלקטרוני, פרט לדפי העזר שיחולקו במהלך הבחינה. <u>הנחיות והוראות</u>:

- הבחינה כתובה על גבי 18 עמודים כולל עמוד זה (בדקו בתחילת הבחינה שלא חסרים לכם עמודים).
- בתחילת הבחינה תקבלו חוברת בחינה, מחברת טיוטה, דפי עזר וטופס תשובות ממוחשב. בסיום הבחינה,
   החזירו את חוברת הבחינה וטופס התשובות הממוחשב בלבד.
  - יש לענות על כל השאלות בגוף המבחן.
  - אין לתלוש או להפריד דפים מחוברת הבחינה, ממחברות הטיוטה ומדפי העזר. •
- רשמו את מספר הסטודנט שלכם על חוברת הבחינה (בראש עמוד זה), על דפי העזר, ועל כל מחברות הטיוטה.
  - לא מורדות נקודות (אין "קנס") בגין תשובה שגויה. לכן, כדאי לסמן תשובה כלשהי לכל שאלה.
- ציון השאלות רב הברירה ייקבע על סמך סריקה ממוחשבת של טופס התשובות בלבד. לא לשכוח לסמן בטופס התשובות הממוחשב את מספר הטור שלכם (מופיע בראש עמוד זה).
- אסור שימוש בכל חומר חיצוני. אסורה העברת חומר כלשהו בין הנבחנים, ואסורה כל תקשורת עם אנשים אחרים או כל מקור מידע. האיסור חל על כל צורות התקשורת מילולית, חזותית, כתובה, אלקטרונית, אלחוטית, טלפתית, או אחרת. בפרט, אין להחזיק בטלפון סלולארי.

# בהצלחה!



## <u>שאלה 1 (5 נקודות)</u>

נתון קוד ה-System Verilog הבא:

```
module test(
input logic clk,
input logic [3:0] a,
output logic [3:0] z
);
always_comb begin
z = (a << 2) + 1;
end
endmodule
```

איזה קטע קוד ייצור חומרה זהה לחומרה שתיווצר כתוצאה מהקוד הנ"ל?

-א

```
module test(
  input logic clk,
  input logic [3:0] a,
  output logic [3:0] z
);
  always_ff @(posedge clk) begin
   z <= (a * 4) + 1;
  end
endmodule</pre>
```

ב-

```
module test(
  input logic [3:0] clk,
  input logic [3:0] a,
  output logic [3:0] z
);
  assign z = {a[1:0], {2{1'b1}}};
endmodule
```

-ג

```
module test(
   input logic clk,
   input logic [3:0] a,
   output logic [3:0] z
);
   assign z[3] = a[1];
   assign z[2] = a[0];
   assign z[1:0] = 2'b01;
endmodule
```

```
ד- תשובות א' ו-ב' נכונות.
```

ה- תשובות ב' ו-ג' נכונות.



### שאלה 2 (5 נקודות)

שני סטודנטים להנדסת חשמל מעוניינים לתקשר ביניהם באמצעות מילים השייכות לקוד 2 out of 4 עליו למדו בקורס. בקוד זה, המילים הקיימות הן מילים בעלות 4 ביטים כך שמספר הסיביות במילה שערכן הוא '1' הינו 2 בדיוק.

למשל, המילה: 0101, נמצאת בקוד. שכן, 0101 הינה מילה בעלת 4 ביטים, ושני ביטים הם ''1'.

סטודנט א' שולח מילים לסטודנט ב' מתוך הקוד.

סטודנט ב' בודק האם המילים שקיבל אכן שייכות לקוד.

סטודנט ב' יודע שקו התקשורת בין הסטודנטים רועש מעט באופן שבו כל מילה שקיבל עלולה להכיל עד היפוך סיבית אחת לכל היותר. לכן, סטודנט ב' מעוניין לממש מערכת צירופית, שמקבלת מילה אחת (4 ביטים) ובודקת האם היא שייכת לקוד או לא. במידה וכן, המערכת תוציא '1', אחרת '0'.

לסטודנט נתונים שערי AND, OR, XOR בעלי <u>שתי כניסות,</u> ושערי

איך ניתן לממש את המערכת הצירופית הנדרשת?

- א- ניתן לממש את הפונקציה בעזרת שערי XOR בלבד.
  - . בלבד. OR בלבד. ביתן לממש את הפונקציה בעזרת שערי
- ג- ניתן לממש את הפונקציה בעזרת שערי AND בלבד.
- אך אין צורך בשערים OR -ד- כדי לממש את הפונקציה צריך גם שערי AND ד- נוספים.
- ה- תשובות א' ד' אינן נכונות מכיוון שהשערים הנתונים בהן אינם מהווים מערכת פעולות שלמה.



### שאלה 3 (5 נקודות)

בהמשך לשאלה הקודמת, סטודנט א' שולח לסטודנט ב' מילים על הקו באופן סדרתי. סטודנט ב' מעוניין לבדוק האם קו השידור בין הסטודנטים אמין. לשם כך הוא משתמש ביציאת המערכת מהסעיף הקודם שמדווחת האם המילה הנוכחית נמצאת בקוד. אם הקלט הינו '0' אז המילה איננה בקוד ואם '1' אז המילה אכן בקוד.

אם מתוך 3 המילים האחרונות שהתקבלו, לפחות 2 לא בקוד, הקו מוגדר כלא תקין.

סטודנט ב' מעוניין לבנות מכונת מצבים מסוג <u>MOORE</u> שמקבלת ככניסה סיבית המסמלת האם המילה הנוכחית תקינה או לא. במידה והקו נמצא כלא תקין, המכונה תוציא '1', ללא תלות בקלט עתידי.

#### :למשל

| Cycle | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 |
|-------|---|---|---|---|---|---|---|---|---|----|----|
| IN    | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 0  | 1  |
| OUT   | Χ | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1  | 1  |

במהלך מחזורים מספר 6 ו- 8 התקבל בכניסה '0'. כלומר במשך שלושה מחזורים קיבלנו שתי מילים שאינן בקוד, ולכן החל מהמחזור הבא, המערכת תוציא את הפלט '1', מבלי להתחשב בכניסות.

יש להניח כי המערכת מתחילה את פעולתה במצב כאילו קיבלה כמות גדולה של מילים חוקיות.

כמה מצבים יהיו במכונת <u>המצבים המצומצמת ביותר</u> המממשת את המערכת הנדרשת?

- א- 4 מצבים או פחות.
  - ב- 5 מצבים.
  - ג- 6 מצבים.
  - ד- 7-8 מצבים.
    - ה- 9 ומעלה



# שאלה 4 (5 נקודות)

יהי  $\psi_{\rm X}$  מספר בינארי ברוחב N>0 ביטים, ויהי מספר בינארי שלו. נתונות הטענות הבאות:

- X לכל ,  $X \oplus \psi_X \neq 0$  (1
- $\psi_X \le \psi_Y$  אמ"ם  $X \le Y$  (2
- X = Y אמ"ם  $X \oplus \Psi_{x} = Y \oplus \Psi_{y}$  (3)

#### הערות:

קטן או שווה  $\psi_{X} \leq \psi_{Y} = \psi_{X}$  משמעותו שהערך המיוצג בבסיס בינארי (ללא סימן) כ-  $\psi_{Y} \leq \psi_{Y}$  לערך המיוצג בבסיס בינארי (ללא סימן) כ-

.7  $\leq 8$  - עבור  $\psi_{\rm X}<\psi_{\rm Y}$  שמקיים ש-  $\psi_{\rm X}=0$ 111 ש-  $\psi_{\rm Y}=1000$ למשל, עבור  $X\leq Y$ לגבי לגבי לגבי ל

Y-ומ X-ביטים ביטים ביטים בין bitwise XOR מוגדרת להיות מוגדרת להיות באופן באני ביטים מ- $Z=X \oplus Y$  באופן הבא:

$$Z_i = X_i \oplus Y_i$$
,  $\forall i : 0 \le i < N$ 

מבין התשובות הבאות, בחרו את התשובה הנכונה:

- א- **רק** טענה 1 נכונה
- ב- **רק** טענה 2 נכונה
- ג- **רק** טענה 3 נכונה
- ד- מבין הטענות 1-3 יש רק 2 טענות נכונות  $\overline{\phantom{a}}$ 
  - ה- **כל** הטענות 1-3 <u>לא</u> נכונות



## <u>שאלה 5 (5 נקודות)</u>

נתון המעגל הבא:



נתון כי הדלגלגים דוגמים בעליית שעון. בנוסף, נתון כי כניסת המערכת x מתוזמנת בהתאם לתנאי ה- setup של הדלגלג *FF1.* 

להלן זמני ההשהיה:

$$\begin{aligned} t_{pd}(CL1) &= 5 \ ns \\ t_{pd}(CL2) &= 6 \ ns \\ t(D) &= 2 \ ns \\ t_{pCQ}(FF) &= 7 \ ns \\ t_{setup}(FF) &= 3 \ ns \end{aligned}$$

בשאלה זו ניתן להניח שתנאי hold מתקיים (לא צריך לבדוק אותו).

מבין התשובות הבאות, מהו אורך מחזור השעון <u>המינימלי</u> שיאפשר למעגל לפעול בצורה תקינה?

- 14 ns -א
- ב- 15 *ns*
- 16 ns -ג
- 17 ns -т
- ה- גדול מ- 17*ns*



## <u>שאלה 6 (5 נקודות)</u>

ביות פי 5, אך ממומשת מעוניינים לממש מערכת צירופית המכפילה מספר בינארי X בן n סיביות פי 5, אך ממומשת בעזרת רכיבי FullAdder וקבועים ('0' ו-'1') בלבד.

#### :הערות

- .unsigned -מיוצג בשיטת ה X מיוצג
- 2- שימו לב שייתכן שצריך יותר מ-n ביטים כדי לייצג את התוצאה.

מבין התשובות הבאות, מהי הכמות <u>המינימלית</u> של רכיבי FullAdder בה אפשר לממש את המערכת?

- 2n -א
- ב- 4n
- $n^2$  - $\lambda$
- 5*n* -т
- n -a



#### <u>שאלה 7 (5 נקודות)</u>

נתון קטע הקוד הבא, המתחיל לרוץ מ-main (כתובת 0000 10000).

| [0x0001 0000] main: | addi sp, sp, -4 |
|---------------------|-----------------|
| [0x0001 0004]       | addi a0, x0, 3  |
| [0x0001 0008]       | addi a1, x0, 2  |
| [0x0001 000c]       | sw ra, 0(sp)    |
| [0x0001 0010]       | jal ra, func    |
| [0x0001 0014]       | lw ra, 0(sp) <⊨ |

[0x0001 0018] addi sp, sp, 4 [0x0001 001c] jalr x0, ra

[0x0001 0100] func: addi sp, sp, -4 [0x0001 0104] beq a1, x0, done [0x0001 0108] addi a1, a1, -1 [0x0001 010c] sw ra, 0(sp) jal ra, func [0x0001 0110] [0x0001 0114] add a0, a0, a0 [0x0001 0118] Iw ra, 0(sp) [0x0001 011c] done: addi sp, sp, 4 [0x0001 0120] jalr x0, ra

מה יהיה הערך ברגיסטר a0 מיד לפני שמריצים את הפקודה בכתובת [0x0001 0014] (הפקודה המסומנת בחץ)? בחרו את התשובה המתאימה:

א- התוכנית לעולם לא תגיע לפקודה בכתובת [0x0001 0014]

ב- 6

9 -ג

12 -т

ה- 15



### שאלה 8 (5 נקודות)

בפרוטוקול תקשורת חדש שנקרא XUART, מועברים X סיביות מידע בכל שידור, כאשר X הינו מספר ידוע וקבוע (אינו משתנה משידור לשידור). שאר המאפיינים של פרוטוקול זה זהים ל- UART עליו למדנו.

נתונים:

$$T_{Cycle}(Tx) = 10nsec$$
  
 $T_{bit} = 50nsec$   
 $T_{cycle}(Rx) = 13nsec$ 

באופן מידי. Start Bit באופן מידי.

יש להניח שלאחר שהמקלט קבע מהו ה-  $\mathbb{N}_R$  שאיתו יעבוד, הוא קבוע עד לסוף קליטת השידור ולא ניתן לשינוי.

מבין התשובות הבאות, מה המספר <u>המקסימלי</u> של <u>סיביות מידע</u> שניתן לשדר ולקלוט בלי שגיאה?

הערה: סיביות Start-bit ו- Start-bit אינן סיביות מידע.

- 8 -א
- ב- 9
- ג- 10
- 13 -т
- ה- 14



# שאלות 9 (5 נקודות)

נתונה טבלת המעברים הבאה:

| PS | NS(x=0), z | NS(x=1), z |
|----|------------|------------|
| Α  | A,0        | C,0        |
| В  | E,1        | A,0        |
| С  | B,0        | E,1        |
| D  | B,1        | C,0        |
| E  | F,1        | D,0        |
| F  | D,0        | F,1        |

מבין הסדרות הבאות, לאיזו סדרת קלט היציאה תהיה '1' <u>במהלך המחזור החמישי</u> (<u>האחרון).</u> כאשר נתון שמתחילים ממצב A והסיביות נקלטות משמאל לימין בכל אחת מהסדרות?

-א

| cycle | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|
| X     | 1 | 0 | 1 | 0 | 0 |

ב-

| cycle | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|
| х     | 0 | 1 | 1 | 1 | 1 |

-ג

| cycle | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|
| X     | 1 | 1 | 0 | 1 | 0 |

-Т

| cycle | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|
| Х     | 1 | 1 | 1 | 1 | 0 |

ה-

| cycle | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|
| X     | 0 | 0 | 1 | 0 | 0 |



### שאלה 100 (8 נקודות)

במעבד מסוג Single Cycle RISC-V, רוצים להוסיף תמיכה בפקודה החדשה המיוצגת בפורמט S-type:

sPC rs1, rs2

הפקודה (sPC (store Program Counter), שומרת את ערך ה- PC בזיכרון בכתובת sPC (store Program Counter). Reg[rs1]+Reg[rs2] יכתב ל- [[rs1]+Reg[rs1]+Reg[rs2]. אין לשנות את הזיכרון או את ה- Register File, אך ניתן להוסיף בוררים.

<u>בצעו את השינויים</u> הנדרשים במסלול הנתונים של המעבד כך שיתמוך בפקודה בשרטוט הבא (ציירו על השרטוט):



**כתבו** מהם קווי הבקרה לביצוע הפקודה (אם הוספתם בורר/ים, הגדירו גם מהם קווי הבקרה שלו/שלהם ב- NewSel2 ו/או NewSel2 וסמנו אותם בשרטוט):

| ImmSel = | BSel =   | WBSel =   |  |
|----------|----------|-----------|--|
| RegWEn = | ALUSel = | NewSel1 = |  |
| ASel =   | MemRW =  | NewSel2 = |  |
| PCSel =  |          |           |  |



## <u>שאלה 101 (7 נקודות)</u>

נתונה המערכת הצירופית הבאה



המספרים בתוך המלבנים מסמנים את זמני ההשהיה של הרכיבים השונים במערכת.

להלן זמני ההשהיה של הרגיסטרים:

$$t_{pC-Q}(FF) = 4 ns$$
  
 $t_{cC-Q}(FF) = 1 ns$   
 $t_{setup}(FF) = 2 ns$   
 $t_{hold}(FF) = 1 ns$ 

צנרו את המעגל לקבלת Throughput מקסימלי. לשם כך נדרש להשתמש במספר רגיסטרים **מינימלי** אפשרי. מהו מספר הרגיסטרים, ה-Latency וה- Throughput של המעגל המצונר?

| מספר רגיסטרים        |  |
|----------------------|--|
| (Latency) זמן ההשהיה |  |
| (Throughput) פיקה    |  |



### שאלה 102 (8 נקודות)

לאחר ייצור מעבד Single Cycle RISCV כפי שנלמד בכיתה. התגלתה תקלה בסיגנל  $Single\ Cycle\ RISCV$  מסוג ' $Stuck\ at\ '1'$  ולא רק עבור  $Stuck\ at\ '1'$  פקודות כתיבה לזיכרון.

שימו לב שלמעבד יש סיגנל בקרה אחד לזיכרון, אם הערך שלו הוא 0 מתבצעת קריאה מתוך הזיכרון, אחרת מתבצעת כתיבה.

המצב ההתחלתי של הרגיסטרים הוא  $RegFile[reg\_addr] = reg\_addr$  והמצב ההתחלתי של הזיכרון הוא  $mem\_addr = mem\_addr$ . כאשר  $mem\_addr$  הוא מספר הרגיסטר, ו-  $mem\_addr$  הוא כתובת תחילת המילה בזיכרון.

#### לדוגמא

התוכן של הרגיסטר x2 הוא x2, התוכן של הרגיסטר x31 הוא x31 וכו'. התוכן של הזיכרון:

| mem_addr | value        |
|----------|--------------|
| 0x0      | 0x0          |
| 0x4      | 0 <i>x</i> 4 |
|          |              |
| 0x2000   | 0x2000       |
| 0x2004   | 0x2004       |
|          |              |

מעוניינים להריץ את הפקודה הבאה על המעבד

addi x5, x8, 0x104

לאחר ביצוע הפקודה לעיל, האם יהיה שינוי במצב הרגיסטרים ו/או מצב הזיכרון? אם כן, כיתבו את **כל** השינויים, אחרת כיתבו בטבלה "אין שינוי".

הערה: הכוונה בשינוי במצב הרגיסטרים/זיכרון היא שהתוכן של אחד או יותר מהרגיסטרים/כתובות הזיכרון השתנו לאחר ביצוע הפקודה. בתשובה שלכם ציינו את כל הרגיסטרים/כתובות שהשתנו, את הערך הישן שלהם (לפני ביצוע הפקודה) ואת הערך החדש שלהם (לאחר סיום ביצוע הפקודה).

אין צורך לרשום את הרגיסטרים/כתובות שהערך שלהם לא השתנה.

#### רגיסטרים

| Register number | Old value | New value |
|-----------------|-----------|-----------|
|                 |           |           |
|                 |           |           |
|                 |           |           |

#### זיכרון

| Memory address | Old value | New value |
|----------------|-----------|-----------|
|                |           |           |
|                |           |           |
|                |           |           |



<u>שאלה 103 (7 נקודות)</u> נתונים מעבדי Single Cycle RISCV ו-Multi Cycle RISCV כפי שנלמדו בכתה.

 $T_{SC}$  פועל עם מחזור שעון single-cycle-מעבד ה מעבד ה-multi-cycle פועל עם מחזור שעון multi

יריץ מהר יותר ממעבד ה-multi-cycle מה התחום שבו צריך להיות היחס  $rac{T_{SC}}{T_{MC}}$  כדי שמעבד ה-ה-single-cycle את התוכנית הבאה:

addi x1, x0, 0xA x2, 0(x1)loop: lw x2, 4(x1)SW subi x1, x1, 0x1 beq x1, x0, loop exit:

רשמו את תשובתכם במרובעים מטה, כך שבמרובע הימיני (הגדול) מופיע **רק** מספר ובריבוע השמאלי (הקטן) מופיע **רק** סימן יחס (סימן היחס יכול להיות רק אחד מהסימנים הבאים: .(<,>,≤,≥,=,≠

רשמו את המספר וסימן היחס כך שהביטוי המתקבל עם השבר  $\frac{T_{SC}}{T_{MC}}$ יהווה את התשובה לשאלה.

| $T_{SC}$            |  |  |
|---------------------|--|--|
| $\overline{T_{MC}}$ |  |  |



## <u>שאלה 104 (8 נקודות)</u>

 $100 \mathrm{ns}$  זמן המחזור של המעבד הינו MultiCycle RISCV. זמן המחזור של המעבד הינו ובסה"כ ירוצו Nפקודות על המעבד. מתוך כל הפקודות שירוצו, אחוז הפקודות מכל סוג מפורט בטבלה הבאה:

| אחוז מכלל הפקודות | סוג הפקודה |
|-------------------|------------|
| 25%               | Load       |
| 15%               | Store      |
| 35%               | R-type     |
| 15%               | Branch     |
| 10%               | Jump       |

. המהנדס שוקל 3 סוגי שיפורים למעבד. השיפורים יקרים ולכן יוכל לבחור רק אחד

- 1) ייעול הקוד והפחתת מספר הפקודות הכולל ל-  $0.75\mathrm{N}$ . ייעול זה אינו משנה את אחוז ביצוע סוגי הפקודות.
  - של מעבד זה. הפיצול Datapath פיצול חלק ה-Execute שהינו צוואר הבקבוק ב-Execute של מעבד זה. הפיצול יגרום לשיפור קצב השעון והפחתת זמן המחזור מ-100ns ממחזור אחד לשניים עבור כל ייעול זה יגרור הגדלת שלב ה-Execute ממחזור אחד לשניים עבור כל הפקודות.
    - 3) שיפור פקודת Load, והפחתת מספר המחזורים לביצוע הפקודה מ- 5 ל-4, ללא שינוי זמן המחזור.

| ?לא שיפורים כלל | :- N, על המעבד <b>ז</b> | הכולל כתלות ב | ן הריצה | מה יהיה זמ | <b>-</b> ₩ |
|-----------------|-------------------------|---------------|---------|------------|------------|
|-----------------|-------------------------|---------------|---------|------------|------------|

| Total runtime =                                                         |    |
|-------------------------------------------------------------------------|----|
| מה יהיה זמן הריצה הכולל כתלות ב- N, על המעבד <u>ע<b>ם שיפור 1</b></u> ? | -: |
| Total runtime =                                                         |    |
| מה יהיה זמן הריצה הכולל כתלות ב- N, על המעבד <u>עם שיפור 2</u> ?        | -; |
| Total runtime =                                                         |    |

ד- מה יהיה זמן הריצה הכולל כתלות ב- N, על המעבד עם שיפור 3?

Total runtime =



### שאלה 105 (10 נקודות)

בהינתן הקוד הבא הכתוב בשפת C (שימו לב שהקוד דומה לקוד שראיתם בתרגול עם שינוי בפונקציה main):

```
int fact (unsigned int n) {
    if (n == 0)
        return 1;
    return n * fact(n-1);
}
int main() {
    int x = 1;
    return x + fact(x);
}
```

מעוניינים להריץ את הקוד על שני מעבדים מסוג RISCV. שני המעבדים זהים לחלוטין חוץ מחלוקת הזיכרון (Memory Layout), כפי שמתואר בציור:



 $1 \ KB = 2^{10} \ Bytes$  כאשר ב-Segment ב-segment הערה: ( $x \ KB$ ) מסמן את גודל

נגדיר את החריגה <u>stack overflow</u>: חריגה המתרחשת כאשר תוכנית קוד קריאה לשגרה מנסה לייצר frame חדש במחסנית, אבל חורג מגודל המקסימלי המותר למחסנית.



ענו על השאלות א'-ד' תחת <u>ההנחות</u> הבאות:

- i. אין הקצאות דינאמיו<del>ת (לא מ</del>שתמשים ב- heap).
- אך ורק assembly קוד ה- assembly מקיים את קונבנציית הקריאה מקיים אר בssembly .ii .ra,  $sp,\ a0,\ a1$

|                                 | א- סטודנט בקורס כתב קוד אסמבלי שמממש את הפונקצ<br>בצורה תקינה. המתרגל הריץ את הקוד של הסטודנט ללא<br>overflow. מדוע קרתה החריגה?                                            |
|---------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                 |                                                                                                                                                                             |
| בהלכה. בנוסף, X הוא משתנה       | כעת, נניח שהקוד שרץ על שני המעבדים הוא תקין ורץ<br>המתקבל כקלט בפונקציה main (ולא מוגבל לערך 1).                                                                            |
|                                 | ב- מהו גודל ה-frame (בבתים) של הפונקציה main?                                                                                                                               |
|                                 | <br>ג- מהו גודל ה-frame (בבתים) של הפונקציה                                                                                                                                 |
| stack ל <u>גורם</u> לחריגה מסוג | ד- תנו דוגמה לערך של המשתנה X (המוגדר בפונקציה ח<br>stack overflow אם מריצים את התוכנית על מעבד א' אב<br>טעבד ב' (בהנחה ע overflow אם מריצים את התוכנית על מעבד ב' (בהנחה ע |



## <u>שאלה 106 (7 נקודות)</u>

במחשב עם מעבד מסוג Pipeline RISC-V הורץ הקוד הבא:

lw s1, 12(s0) addi s0, s1, 0 sub s1, s0, s1 sw s1, 4(s0)

.hazard detection נתון שהמעבד בעל forwarding נתון שהמעבד בעל  $(MEM \rightarrow EX, WB \rightarrow EX, WB \rightarrow ID)$  (בין השלבים:

נתון שהפקודה הראשונה נמצאת בשלב ה- IF במחזור שעון מספר 1. מלאו את הטבלה הבאה, ע"פ המעקפים שיתבצעו במהלך ריצת התוכנית (יתכן שיש פחות מעקפים ממספר השורות):

| לאיזה שלב | מאיזה שלב | שם רגיסטר | מחזור שעון | מס'<br>מעקף |
|-----------|-----------|-----------|------------|-------------|
|           |           |           |            | 1           |
|           |           |           |            | 2           |
|           |           |           |            | 3           |
|           |           |           |            | 4           |
|           |           |           |            | 5           |
|           |           |           |            | 6           |